Схемотехническое построение…

Запонов Э. В., Мартынов А. А., Марунин М. В.

Схемотехническое построение элементов электронно-вычислительных машин.

Учебно-методическое пособие. – Саров: ФГУП «РФЯЦ-ВНИИЭФ», 2015. – 108 с. ISBN 978-5-9515-0275-9

Настоящее учебно-методическое пособие создано на основе материалов лекций и практических занятий для студентов по курсу «Схемотехника ЭВМ». В пособии рассмотрены характеристики и параметры логических элементов, описана схемотехническая реализация базовых логических элементов, комбинационных и последовательностных схем, а также их применение.
Пособие может быть полезно преподавателям и студентам соответствующих специальностей, а также инженерно-техническим и научным работникам, занимающимся разработкой и применением электронно-вычислительной техники.

Категория:

СОДЕРЖАНИЕ

Введение

1. Базовые логические элементы
1.1. Основные параметры и характеристики логических элементов
1.2. Быстродействие логических элементов
2. Основные логические функции
3. Составление логических функций
4. Производные основных логических функций
5. Схемотехническая реализация основных логических функций
5.1. Резистивно-транзисторная логика
5.2. Диодно-транзисторная логика
5.3. Транзисторно-транзисторная логика
5.4. Интегральная инжекционная логика
5.5. Эмиттерно-связная логика
5.6. n-канальная МОП-логика
5.7. Комплементарная МОП-логика
5.8. Обзор основных параметров логических элементов
6. Типовые комбинационные устройства
6.1. Преобразователи кодов
6.1.1. Дешифраторы
6.1.2. Шифраторы
6.1.3. Преобразование произвольных кодов
6.2. Коммутаторы
6.2.1. Мультиплексоры
6.2.2. Демультиплексоры
6.3. Арифметические устройства
6.3.1. Сумматоры
6.3.2. Цифровые компараторы
6.3.3. Контроль четности
6.4. Постоянные запоминающие устройства
6.4.1. Параметры ПЗУ
6.4.2. Построение блоков памяти на БИС ПЗУ
6.4.3. Применение ПЗУ для реализации произвольных логических функций
6.5. Программируемые логические матрицы
7. Последовательностные схемы
7.1. Триггеры
7.1.1. RS-триггер
7.1.2. D-триггер типа «защелка»
7.1.3. Двухступенчатые триггеры
7.1.4. Асинхронные входы триггеров
7.2. Регистры
7.2.1. Параллельные регистры
7.2.2. Регистровая память
7.2.3. Сдвигающие регистры
7.3. Счетчики
7.3.1. Общие понятия
7.3.2. Асинхронные счетчики
7.3.3. Синхронные счетчики
7.3.4. Интегральные счетчики
7.3.5. Счетчики с различными коэффициентами пересчета
7.3.6. Применение счетчиков
7.4. Оперативные запоминающие устройства
7.4.1. Разновидности оперативной памяти
7.4.2. Построение блоков ОЗУ
Список литературы